标题:新型高精度大量程TDC核的设计与实现
作者:朱小兰;李惠军;赵守磊;郑熠;魏丽
作者机构:[朱小兰] 山东大学信息科学与工程学院, 济南, 山东 250061, 中国.;[李惠军] 山东大学信息科学与工程学院, 济南, 山东 250061, 中国.;[赵守磊] 山东大学信息科学与 更多
来源:仪表技术与传感器
出版年:2010
期:3
页码:75-77
关键词:专用集成电路; 集成电路设计; 时间数字转换; 高精度; 大量程; 现场可编程门阵列
摘要:提出一款新型高精度、大量程TDC(时间数字转换)IP核的系统级构架.采用基于门延时的精细计数与基于时钟的粗计数相结合的技术模式获得高精度、大量程 的测控指标.在使用底层编辑器对影响TDC精度的环形延时链(RDL)进行仔细的手动布局得到相对布局宏(RPM)之后,完成了系统级建模、Verilo g系统级设计、仿真及验证.最后,在Xilinx FPGA开发板Spartan 3E XC3S500E环境下实现并完成了系统级验证.验证结果表明:分辨率可达2.5 ns.通过仿真和测试显示,其精度与现有TDC精度相比,提高了70%,量程达到8 ms,计数结果稳定准确.
收录类别:CSCD
资源类型:期刊论文
原文链接:http://kns.cnki.net/kns/detail/detail.aspx?FileName=YBJS201003029&DbName=CJFQ2010
TOP