标题:AVS伪起始码部分的FPGA设计与实现
作者:王小东;张卫宁;
作者机构:[王小东;张卫宁]山东大学信息科学与工程学院
会议名称:中国电子学会第十七届信息论学术年会
来源:中国电子学会第十七届信息论学术年会论文集
出版年:2010
关键词:AVS标准;指数哥伦布编码;伪起始码;Verilog HDL语言;FPGA
摘要:AVS视频标准中的熵编码部分承担着将语法元素与量化系数进行指数哥伦布编码并进行存储和输出的功能。在进行编码后输出之前,还要进行伪起始码的检测。起始码是在码流中形式固定的一种码字结构。除起始码之外,均不允许与起始码的码字结构相同。因此伪起始码检测与处理在熵编码部分很重要。本文通过论述伪起始码的码字结构,提出了一种基于Verilog HDL语言的检测与处理伪起始码的FPGA硬件实现结构,可以有效处理熵编码部分中的伪起始码,并且占用的资源较少。该本分硬件结构已通过RTL级仿真和综合,能满足基准档次分辨率为352×288视频序列的实时编码对质量和速度的要求。
资源类型:会议论文
原文链接:http://kns.cnki.net/kns/detail/detail.aspx?FileName=DZXX201010001045&DbName=CPFD2011
TOP